1sysdff1 - Obijuan/Icestudio-Digital GitHub Wiki

Circuito 032-1sysdff1

⬅️ Prev Navegar por los circuitos Next ➡️

Contenido

Ficha: Simplificación de biestables constantes

Descargas

Descripción

En este circuito se utiliza un biestable D con estado inicial 1. Su estado siguiente es 1. Debido a ello la señal que se genera es una señal constante a 1. Es decir, que este circuito es equivalente a ax-bit1

Este biestable configurado de forma que su salida siempre es constante, lo denominamos Biestable constante. Es un biestable que NO cambia de estado nunca

Esta configuración específica la denotamos como 1-SYSDFF1. El primer 1 es el valor que entra por su entrada d y el último 1 es el valor inicial

Principio de simplificación de biestables constantes

Si tenemos un biestable constante, y por tanto su estado no cambia y su salida es constante, el sintetizador lo simplifica y los sustituye por el bit constante correspondiente

Circuito Real

Al tratarse de un biestable constante cuya salida es 1, el sintetizador lo sustituye por el bit constante 1. Y por tanto el circuito ocupa los mismos recursos que este

Recursos

Como el circuito es equivalente a ax-bit1 ocupa sus mismos recursos, aunque con una entrada más (la del reloj)

Recurso Cantidad Máximo Descripcioin
LC 1 7680 Celdas lógicas
IO 2 256 Bloques de E/S

Conceptos nuevos

  • Biestable constante: Es un biestable que NO CAMBIA DE ESTADO. Esto ocurre cuando por su entrada se conecta un bit constante, y su estado inicial tiene ese mismo bit constante
  • Principio de simplificación de biestables constantes: Si tenemos un biestable constante el sintetizador lo simplifica y los sustituye por el bit constante correspondiente
  • 1-SYSDFF-1: Notación empleada para describir un biestable que tiene un 1 constante por su entrada de datos y su estado inicial es también 1

Enlaces

Autor

Licencia