Storage structure - KimTaebin-ai/study_posts GitHub Wiki

CPU๋Š” ๋ฉ”๋ชจ๋ฆฌ์—์„œ๋งŒ ๋ช…๋ น์„ ์ ์žฌํ•  ์ˆ˜ ์žˆ์œผ๋ฏ€๋กœ ์‹คํ•ด์•Ÿ๋ ค๋ฉด ํ”„๋กœ๊ทธ๋žจ์„ ๋จผ์ € ๋ฉ”๋ชจ๋ฆฌ์— ์ ์žฌํ•ด์•ผ ํ•จ.

๋Œ€๋ถ€๋ถ„ ๋ฉ”์ธ ๋ฉ”๋ชจ๋ฆฌ(random access memory, ๋˜๋Š” RAM์ด๋ผ ๋ถˆ๋ฆผ)๋ผ ๋ถˆ๋ฆฌ๋Š” ์žฌ๊ธฐ๋ก ๊ฐ€๋Šฅํ•œ ๋ฉ”๋ชจ๋ฆฌ์—์„œ ๊ฐ€์ ธ์˜ด

๋ฉ”์ธ ๋ฉ”๋ชจ๋ฆฌ๋Š” dynamic random access memory (DRAM) ๋ผ ๋ถˆ๋ฆฌ๋Š” ๋ฐ˜๋„์ฒด ๊ธฐ์ˆ ๋กœ ๊ตฌํ˜„๋œ๋‹ค

๋‹ค๋ฅธ ํ˜•ํƒœ์˜ ๋ฉ”๋ชจ๋ฆฌ๋„ ์‚ฌ์šฉํ•จ ์˜ˆ๋ฅผ ๋“ค์–ด ์ปดํ“จํ„ฐ ์ „์›์„ ์ผค ๋•Œ ๊ฐ€์žฅ ๋จผ์ € ์‹คํ–‰๋˜๋Š” ํ”„๋กœ๊ทธ๋žจ์€ "๋ถ€ํŠธ์ŠคํŠธ๋žฉ ํ”„๋กœ๊ทธ๋žจ"์ด๋ฉฐ ์šด์˜์ฒด์ œ๋ฅผ ์ ์žฌํ•จ RAM ์€ ํœ˜๋ฐœ์„ฑ์ด๋ฏ€๋กœ ๋ถ€ํŠธ์ŠคํŠธ๋žฉ ํ”„๋กœ๊ทธ๋žจ์„ ์œ ์ง€ํ•˜๋Š” ์šฉ๋„๋กœ ์‚ฌ์šฉํ•  ์ˆ˜ ์—†๋‹ค