Porte_Logique_Transistors - Kasimashi/Systemes-embarques GitHub Wiki
Porte logique
NOT
En technologie NMOS Si on envoie un 0 sur la grille du transistor, celui-ci s'ouvre et la sortie est reliée à la tension d'alimentation à travers la résistance. À l'inverse, quand on met un 1 sur la grille, le transistor se ferme et la sortie est reliée à la masse, donc mise à 0. Le résultat est bien un circuit inverseur.
Voici sa représentation en circuit PMOS
NAND
En technologie NMOS : La porte NAND fonctionne sur un principe similaire au précédent, si ce n'est qu'il faut que les deux grilles soient à zéro pour obtenir une sortie à 1. Pour mettre la sortie à 0 quand seulement les deux transistors sont ouverts, il suffit de les mettre en série, comme dans le schéma ci-dessous. Le circuit obtenu est bien une porte NAND.
Voici sa représentation en circuit PMOS
NOR
En technologie NMOS : La porte NOR est similaire à la porte NON, si ce n'est qu'il y a maintenant deux transistors en parallèle. Si l'une des grilles est mise à 1, son transistor se fermera et la sortie sera mise à 0. Par contre, quand les deux entrées sont à 0, les transistors sont tous les deux ouverts, et la sortie est mise à 1. Le comportement obtenu est bien celui d'une porte NOR.
Voici sa représentation en circuit PMOS
AND
OR
Voici sa représentation en circuit NMOS
Voici sa représentation en circuit PMOS
XOR
"L'un ou l'autre mais pas les deux"
XNOR
"Les deux en même temps"